Преподаватель: Дейнека Иван Геннадьевич.
Предмет читают магистрантам по специальности Инфокоммуникационные технологии и системы и относится к вариативной части.
Используемые материалы: Слайды, отладочные платы, компьютеры.
План обучения:
Номер недели | Содержание | Дополнительная информация |
Неделя 1 |
Обзор компьютерных архитектур. Уровни абстракции. Базовые функциональные блоки. Иерархия памяти и подсистема ввода-вывода. Архитектура и микроархитектура процессоров. Конвейерные процессоры. Ассемблер. |
Обзорные лекции, тест. |
Неделя 2 | ||
Неделя 3 | ||
Неделя 4 | Введение в Altera Qsys, процессор Nios, Nios Eclipse, BSP Editor, HAL. | Лекции, лабораторные, тест. |
Неделя 5 | ||
Неделя 6 | Прерывания с использованием Таймера. | Лекции, лабораторные, тест. |
Неделя 7 | Использование ПЛИС для создания акселератора. | Лекции, лабораторные, тест. Экзамен. |
Неделя 8 |
Экзамен: экзаменационный тест или отчет в письменной форме, домашние задания или альтернативные способы сдачи экзамена.
Дополнительная информация:
- www.altera.com - Главная страница компании Altera (now part of Intel)
- Dr Chu's web - хорошие материалы по VHDL и Verilog профессора Chu P.
- Circuit simulator - симулятор электрических цепей
За дополнительной информацией, пожалуйста, пишите на один из почтовых ящиков: vanodnk@yandex.ru, igdeyneka@corp.ifmo.ru